

# **E1212 - TÉCNICAS DIGITALES**



## TRABAJO PRÁCTICO Nº 2

#### Introducción al Lenguaje de Descripción de Hardware VHDL

# Ejercicio 1

Desarrolle las siguientes cuestiones:

- 1. ¿Qué significa HDL y cuál es su propósito?
- 2. ¿Cuál es la diferencia clave entre un HDL y un lenguaje de programación de computadoras?
- 3. ¿Qué significa VHDL y qué usos tiene?
- 4. ¿En qué consiste la estructura básica de un archivo VHDL?
- 5. ¿Cuál es la función de la declaración ENTITY?
- 6. ¿Qué es la librería IEEE std logic 1164? ¿Cuál es su importancia?
- 7. ¿Qué son los tipos std\_logic y std\_ulogic? ¿Y el std\_logic\_vector? ¿En qué casos conviene usar uno u otro? ¿Qué tipo de niveles son útiles para síntesis?
- 8. ¿Qué sección clave de un archivo VHDL define la operación de un circuito digital?
- 9. ¿Qué son las asignaciones concurrentes? ¿Y las secuenciales? ¿Qué las diferencia? Proponer ejemplos de uso.
- 10. ¿Qué es un process? ¿Cuál es la importancia de la lista de sensibilidad de un process?
- 11. ¿Cuál es la importancia en el orden en el que se escriben las sentencias concurrentes en VHDL?
- 12. ¿Cómo se introducen comentarios en VHDL?
- 13. ¿Qué son las señales (signals)? ¿Qué utilidad tienen?
- 14. ¿Qué es el operador de concatenación "&"? ¿Qué utilidad tiene?
- 15. ¿Qué función realiza la sentencia (others => '0')? ¿Cómo se utiliza?
- 16. ¿Qué diferencia hay entre integer, natural y positive definidos en std\_logic\_1164, y signed y unsigned definidos en numeric\_std?

#### Ejercicio 2

- 1. Codificar de forma concurrente en VHDL las siguientes funciones lógicas y simularlas. Analizar el esquema RTL generado por el Quartus II. ¿Es el que hubiese esperado?
- 2. Implementar algunas de ellas utilizando la estructura secuencial *process.* ¿Qué diferencias se pueden apreciar entre una forma de implementación y otra?

(a) 
$$T = HKL + K\overline{L}$$
 (c) 
$$R = \overline{\overline{A + B} + \overline{C} + A}$$

(b) 
$$H = QWE + \overline{Q} + W + \overline{QE}$$
 (d)  $O = \overline{A} + \overline{B} \oplus \overline{C} + \overline{A} \oplus C$ 

### Ejercicio 3

- 1. Codificar en VHDL de forma concurrente los siguientes sistemas sin optimizarlos.
- 2. Repetir la implementación utilizando process.
- 3. En todos los casos analizar el esquema RTL generado por Quartus II. ¿Son los que hubiese esperado?



### **Ejercicio 4**

Los siguientes códigos en VHDL describen el mismo sistema lógico, pero de diferente manera.

- 1. Deducir la función lógica que codifican y realizar el diagrama esquemático a mano.
- 2. Generar el esquema RTL utilizando Quartus II. ¿Coincide lo que se observa con lo deducido en el inciso anterior? ¿A qué se debe lo que se observa? ¿Lo que surge de los esquemas puede representar algún problema? Verificar los mensajes de warning en el reporte de compilación de Quartus II al hacer el "Análisis y Síntesis". Investigar cómo evitar lo sucedido en cada caso.

```
(a) ... dataOut <= dataInA when (sel0 = '0' and sel1 = '1') else dataInB when (sel0 = '1' and sel1 = '0'); ...
```

```
math display="block"

math display="blo
```

#### **Ejercicio 5**

Dados los siguientes códigos VHDL donde todos los nombres que aparecen son puertos de entrada o de salida.

- 1. Realizar la tabla de verdad de todas las implementaciones.
- 2. Compilar en Quartus II cada uno de los casos y simular para explicar a qué se deben las diferencias que surgen entre:
  - 2.1 Las implementaciones (a) y (b).
  - 2.2 Las implementaciones (b) y (c).
  - 2.3 Las implementaciones (c) y (d).
- 3. ¿Qué ocurre si en la implementación (d) la línea etiquetada con el comentario "L0" se mueve a la línea etiquetada con el comentario "Ref1"? Generar el esquema RTL y justificar lo observado.

(a)

(b)

(c) (d)

#### Ejercicio 6

Dado el siguiente código VHDL:

- 1. Deducir qué función realiza el sistema.
- 2. Recodificarlo utilizando un process. ¿Puede lograrse alguna simplificación?
- 3. Verificar por simulación que ambas implementaciones presentan el mismo comportamiento.

```
library IEEE;
use ieee.std_logic_1164.all;
entity TP2E6 is
 port (
        );
end TP2E6;
architecture RTL of TP2E6 is
signal dataOutL : std_logic_vector(7 downto 0);
signal dataOutR : std_logic_vector(7 downto 0);
when (ctrlD = '1' and ctrlS
          X"00"
                                  when (ctrlD = '1' and ctrlS(2) = '1'
          (others => '0');
with ctrlD & ctrlS select
               '0' & dataIn(7 downto 1)
"00" & dataIn(7 downto 2)
"000" & dataIn(7 downto 3)
                                         when '0' & "001"
   dataOutR <= '0'
                                        when '0' & "010",
when "0011",
               dataIn when "0000", "00000000"
                                          when "0100" | "0101" | "0110" | "0111",
               (others => '0')
                                          when others:
dataOut <= dataOutL when ctrlD = '1' else dataOutR;</pre>
end RTL:
```

#### Ejercicio 7

Un decodificador BCD-7 Segmentos permite comandar un display 7-segmentos de forma sencilla simplemente escribiendo en formato binario el número que se pretende visualizar en el display. Un ejemplo comercial de este tipo de dispositivos es el CD4511BC.

- 1. Analizar la hoja de datos del circuito integrado propuesto.
- 2. Descartando las señales de control (LE, BI, LT) y teniendo en cuenta únicamente las entradas (A, B, C, D) y las correspondientes salidas de cada segmento, implementar en VHDL el decodificador utilizando la estructura concurrente más adecuada.
- 3. Repetir la implementación pero utilizando una estructura secuencial (process).
- 4. ¿Cómo debería recodificar la implementación en cualquiera de los casos si los segmentos fuesen activos en bajo? ¿Hay una forma eficiente de realizar esta operación?
- 5. Modificar ambas implementaciones para incluir una señal de control denominada "segPol" que permita seleccionar la polaridad de encendido de los segmentos de la siguiente forma: Si segPol es '0' los segmentos serán activos en bajo; caso contrario serán activos en alto.

#### **Ejercicio 8**

En base al barrel shifter diseñado en la Práctica Nº 1:

- 1. Implementarlo en VHDL utilizando una estructura concurrente.
- 2. Repetir para una estructura secuencial.

#### Ejercicio 9

- 1. En base al multiplicador binario sin signo de dos bits diseñado en la Práctica Nº 1:
  - 1.1 Implementarlo en VHDL utilizando las funciones lógicas obtenidas en la Práctica Nº 1.
  - 1.2 Proponer alternativamente una segunda implementación que lo haga directamente a partir de la tabla de verdad.



2. Extender la funcionalidad del diseño anterior incluyendo la posibilidad de sumar los operandos. El nuevo diseño deberá incluir una señal de control denominada "opSel" que permita seleccionar la operación a realizar de la siguiente forma: si opSel es '1' la salida Z deberá ser igual a la suma de los operandos y si es igual a '0' la salida Z deberá ser el producto de estos.



NOTA: Este tipo de módulos de procesamiento son los que se denomina comúnmente como Unidad Aritmético Lógica (ALU) y son de uso muy extendido en ámbito de diseño digital.

#### **Ejercicio 10**

Implemente un módulo que compare dos números de 8 bits, usando los operadores relacionales (<,>,=) donde las entradas son buses de tamaño 8 y tenga tres salidas para señalizar si el primero de ellos es mayor, menor o igual. Utilice solo las librerías std\_logic\_1164 y std\_numeric y compruebe por simulación que los resultados son correctos. Tengan en cuenta que deberán convertir los tipos de datos de entrada a un tipo como "unsigned" o "signed" antes de realizar la comparación, y que el resultado será de tipo "boolean".

#### **Ejercicio 11**

Utilice el multiplicador del ejercicio 9 como *componente* en un nuevo proyecto, donde la *top entity* tenga tres entradas de 2 bits cada una N1, N2 y N3, y dos salidas de 4 bits cada una S1=N1\*N2 y S2 = N2\*N3. Puede copiar y pegar el archivo VHDL del proyecto del multiplicador en este nuevo proyecto para reutilizarlo.

### Ejercicio 12

En un dado sistema lógico debe implementarse un módulo que procese ciertos datos de interés. El módulo está compuesto por un decodificador y un generador de paridad para aumentar su fiabilidad. El decodificador tiene la tabla de verdad que se muestra más abajo. Implementar el módulo en VHDL respetando el diagrama en bloques siguiente y simular el sistema.



| Tabla de verdad del decodificador |              |
|-----------------------------------|--------------|
| dataIn                            | decoOut      |
| (en decimal)                      | (en binario) |
| 0                                 | 0111         |
| 1                                 | 0001         |
| 2                                 | 1000         |
| 3                                 | 0000         |
| 4                                 | 0011         |
| 5                                 | 1101         |
| 6                                 | 1010         |
| 7                                 | 1111         |

NOTA: Un bit de paridad impar debe ser "1" si la cantidad de unos en el resto de la palabra es par. Por ejemplo, si la palabra de datos es en binario "0011" el bit de paridad impar que debe agregarse en la posición más significativa debe ser "1", de forma que la cantidad total de "1" sea impar. La palabra final quedará entonces "10011". Si, por ejemplo, la palabra en binario fuese "0111" el bit de paridad deberá ser "0" porque la cantidad de unos ya es impar. La palabra quedará entonces "00111".